我的购物车(0)
"FIFO"相关搜索
搜索“FIFO”相关结果为426条,每页最多显示10条结果 当前第1页,共43页;
adxl362设置为待机模式后,如何恢复测量模式?
http://bbs.gelecn.com/asks/detail/35641 2018-10-23
L362_REG_FIFO_CTL,0x00); // 0x28 FIFO控制 BSP_ADXL362_Write(ADXL362_REG_FIFO_SAMPLES,0x00); // 0x29 FIFO样本 // BSP_ADXL362_Write(ADXL362_REG_FIFO_CTL,0x01); // 0x28 FIFO控制 Stream mode 0x09 // BSP_ADXL3
CAN进不了接收中断
http://bbs.gelecn.com/asks/detail/35394 2018-09-27
nbsp; /* 禁止接收FIFO加锁模式 */         CAN_InitStructure.CAN_TXFP = DISABLE;                        /* 禁止传输FIFO优先级 */  
AM1808 UART无法触发EDMA
http://bbs.gelecn.com/asks/detail/35334 2018-09-22
UART本身是没问题的,在中断+FIFO的方式下是没有问题的,通过向ESR寄存器写入相应的位,可以强制触发UART RX DMA传输,现在实在是没有什么头绪,不知道应该查哪里了,求个思路 使用的是uart1,配置成FIFO模式,接受FIFO为4个字节,DMA使能 dma的param接收通道设置的是 opt: FIFO深度:8字节 A同步模
AM1808 UART无法触发EDMA
http://bbs.gelecn.com/asks/detail/35302 2018-09-19
UART本身是没问题的,在中断+FIFO的方式下是没有问题的,通过向ESR寄存器写入相应的位,可以强制触发UART RX DMA传输,现在实在是没有什么头绪,不知道应该查哪里了,求个思路 使用的是uart1,配置成FIFO模式,接受FIFO为4个字节,DMA使能 dma的param接收通道设置的是 opt: FIFO深度:8字节 A同步模
用6748的MCASP传输4路音频该怎么设置。
http://bbs.gelecn.com/asks/detail/35248 2018-09-14
L_REGS);     /* Enable the FIFOs for DMA transfer      * 启用FIFO进行DMA传输*/     McASPReadFifoEnable(SOC_MCASP_0_FIFO_REGS, 4, 1);    
关于先进先出芯片SN74V293与AD转换连接的问题
http://bbs.gelecn.com/asks/detail/35152 2018-09-10
AD转换为12位并行输出,其输出的数据存储在fifo SN74V293中,但是SN74V293宽度只能设置成9位和18位,请问SN74V293可以使用18位输入模式存储AD转换器输出的12并行数据吗,如果可以那么SN74V293中多余的6个数据怎么处理?
ZYNQ如何采集外部ADC的问题
http://bbs.gelecn.com/asks/detail/35176 2018-09-10
我想弄一个ZYNQ 外部ADC ->CIC ->axi stream DATA FIFO ->DMA ->PS 的东西,有点卡住了。 能不能教教,要多少钱
2808 SCIB fifo的接收中断进不去,请帮忙看看什么原因
http://bbs.gelecn.com/asks/detail/34998 2018-09-01
哦设置了115200的波特率,12长度的fifo接收中断。 调试的时候能向上位机发送,接收的时候debug中断标志位确实变了,但是没进scib的接收中断,请大家帮忙看看如何解决,且说明下原因。 真心感谢!!! 工程在这里,大家可以看下。 Neo_2018_8_30进不去中断.zip
TMS320F28069 SCI串口接收FIFO中断
http://bbs.gelecn.com/asks/detail/34976 2018-08-31
问个问题,在SCI模块中,使能FIFO接收中断,怎么才能一次读取所有的数据。 举个例子来说,我定义FIFO中断的深度为4,需要接收7个数据。因为7个数据只能触发一次中断,怎么才能在不触发第二次中断情况下读取后3个数据?如果由其他设备发送一串数据,怎样判断我已经接收完所有的数据?我查看数据手册,没发现相关的说明,请指点。
AM1808 UART无法触发EDMA
http://bbs.gelecn.com/asks/detail/34983 2018-08-31
UART本身是没问题的,在中断+FIFO的方式下是没有问题的,通过向ESR寄存器写入相应的位,可以强制触发UART RX DMA传输,现在实在是没有什么头绪,不知道应该查哪里了,求个思路 使用的是uart1,配置成FIFO模式,接受FIFO为4个字节,DMA使能 dma的param接收通道设置的是 opt: FIFO深度:8字节 A同步模
关于F28069的SCI的FIFO问题
http://bbs.gelecn.com/asks/detail/34958 2018-08-30
我想请教关于FIFO的问题,F28069中的FIFO是4级*16bit的,那是不是意味着只能缓存最多4个16bit的数据?如果我的SCI是8位的数据,那是不是只能存4*8bit的数据呢?那么比如我的SCI的数据帧大于4个数据的,比如一个数据帧是16个字节的,我如何在不占用CPU资源的情况下一次性接收完这些数据呢?麻烦根据您的经验给予我解答,谢谢。
ADXL362的STM32驱动代码测试
http://bbs.gelecn.com/asks/detail/34759 2018-08-17
是目前业界功耗最低的加速度传感器,主要表现在以下几个方面: 1、测量模式下电流1.8uA(2.0供电,400HZ ODR) 2、运动唤醒模式下270nA 3、待机电流10nA4.FiFO寄存器降低系统级功耗   一、 SPI协议时钟频率相关的三个重要参数 首先大多数开源加速度传感器如MPU6050,ADXL345都是IIC协议驱动的,但是ADXL362仅支持
AM1808 UART无法触发EDMA
http://bbs.gelecn.com/asks/detail/34735 2018-08-14
UART本身是没问题的,在中断+FIFO的方式下是没有问题的,通过向ESR寄存器写入相应的位,可以强制触发UART RX DMA传输,现在实在是没有什么头绪,不知道应该查哪里了,求个思路 使用的是uart1,配置成FIFO模式,接受FIFO为4个字节,DMA使能 dma的param接收通道设置的是 opt: FIFO深度:8字节 A同步模
STM32F4 I2S2录音不能进DMA接收中断?
http://bbs.gelecn.com/asks/detail/34697 2018-08-12
p;           DMA_InitStructure.DMA_FIFOMode = DMA_FIFOMode_Disable; //不使用FIFO模式                        
CC3200串口接收中断问题
http://bbs.gelecn.com/asks/detail/34227 2018-07-15
我在使用串口时,把FIFO禁止,并且不使用DMA方式,只是单纯的中断方式,为何接收中断的触发还是以1/8 FIFIO来触发,也就是说每次一定要发送偶数个数据中断才触发,我看到DATASHEET上说明,如果禁止FIFO了,他会有个前置1字节的寄存器来保存接收到的数据,请问有什么办法来触发只要来数据了就出发接收中断呢?
ADXL372的FIFO连续读取问题
http://bbs.gelecn.com/asks/detail/34179 2018-07-11
测量,其中FIFO的使用有一些疑惑。 1.在stream mode下,设置330个样本触发watermark中断,这个样本数应该是要3的倍数吧,datasheet里没有强调。 2.在watermark中断函数中,我连续读取FIFO_DATA 寄存器(0x42),每次读6byte,读100次,这样操作是可以吧?目前从加速度波形看是正常的。 3.一个较大的疑问是,FIFO读取里有一
刚接触6678,关于evm串口fifo接收触发中断的问题
http://bbs.gelecn.com/asks/detail/34103 2018-07-05
硬件环境是6678的评估板,根据evm的UART自己写的串口程序。问题是我在串口初始化中使用了FIFO,但没有用EDMA,FIFO接收定义的14个字节触发中断,然而实际情况是我在pc机上发送一个字节,程序也进入了串口中断。请问是哪里的问题。程序基本是evm的例程,版本号1.1.。本人刚接触dsp,问的问题比较傻。。哈哈哈
通过DMA读写SD卡数据的一个问题
http://bbs.gelecn.com/asks/detail/34050 2018-07-02
那一章有说到,在用DMA读写SD卡数据时,DMA _SIZE必须要大于或等于控制器的FIFO的大小,现在设置的FIFO大小为64byte,但是只有当我每次DMA传输数据长度等于64byte的时候才能读取成功,大于的时候就不行,SD卡每个扇区大小为512byte,也就是说每读一个扇区要分成8次DMA的传输才能完成,请问是我哪里配置不对吗?还是SD卡控制器通过DMA确实每次只能获取FIFO大小的数据?
请教关于AXI Memory Mapped to PCIe中DMA传输的问题,既AXI:BARS作用
http://bbs.gelecn.com/asks/detail/34039 2018-07-01
理解是通信速度快,上位机开发简单,可以直接使用现成的驱动和封装好的接口,同样缺点也有,比如只支持win7系统。另外由于Riffa是将PCIe接口转换成了类似于多个通道的形式,每个通道可以近似理解为FIFO接口,因此我对Riffa的理解是适合于传输大量数据,但是没有地址线的概念,因此如果要添加一些现成的接口,比如AXI协议的IP核,显得十分无力,缺乏相应的灵活性。 ============ 接着
CC1101 ASK/OOK调制格式下通信距离短
http://bbs.gelecn.com/asks/detail/32189 2018-06-12
PATABEL值为: PaTabel[ ] = { 0x00, 0x1d, 0x00, 0x00, 0x00, 0x00, 0x00, 0x00}; 在短距离(1米),FIFO模式和异步直通模式都是能正常接收数据的。 有如下几个问题: 1.为什么在ASK调制下通信距离这么短?通信距离与哪些参数相关? 2.接收端在异步直通模式下,设置
关于我们 | 联系我们 | 网站申明 | 意见和投诉 | 帮助中心沪ICP备:1222315