我的购物车(0)
"CPLD"相关搜索
搜索“CPLD”相关结果为212条,每页最多显示10条结果 当前第1页,共22页;
LTM4644的电压输出顺序问题
http://bbs.gelecn.com/asks/detail/34586 2018-08-05
RUN1~RUN4是否可以接到CPLD的IO管脚上,通过控制RUN1~RUN4的高低电平来控制输出电压的上电顺序!
ADC及DAC输入时钟
http://bbs.gelecn.com/asks/detail/34587 2018-08-05
CPLD/FPGA经非门缓冲器的信号,两者作用可以实现对高频率时钟信号的降频(100MHZ至1MHZ)作为1MHZADC的采样时钟;,经过两个非门(或缓冲器?)输出相同频率的CLK时钟给CPLD/FPGA,与输入CPLD/FPGA的BUSY信号产生逻辑关系在BUSY状态结束(数据转换结束)后输出100MHZ的SCLK信号给ADC作为读出数据的时钟(上升沿或下降沿输出一位数据);黑圈内为CPLD/
PTD08A020W和PTD08D210W的纹波和温度
http://bbs.gelecn.com/asks/detail/34135 2018-07-09
使用电源模块PTD08A020W和PTD08D210W时,没有选用UCD模块,而是用CPLD倍频产生的200M时钟来进行产生3.3V的PWM波(频率为500KHz),INH和SRE引脚置高,电源模块PTD08A020W和PTD08D210W能产生需要的电压,但是没接负载时,电源模块就好烫,纹波可以达到400mV。 请问,这是什么原因?怎么解决这个问题?
请问28377D与外部CPLD连接是如何连接的?
http://bbs.gelecn.com/asks/detail/31360 2017-12-26
什么原因可以引起f28335无法启动,
http://bbs.gelecn.com/asks/detail/29614 2017-10-14
本人做了一个f28335的板子, f28335与cpld连接,我的cpld另有一些端口与外部的光耦用排线连接,现在是一旦接上光耦排线,f28335就不能复位或者断电重启了,重启后不运行,但是接上仿真器调试又能正常工作。 ccs6.2 x
DAC7554的输出是否必须加一级运放电路?
http://bbs.gelecn.com/asks/detail/28506 2017-08-26
CPLD 写了DAC7554的测试代码,如上所示。其中,CLK[0]为30MHz时钟,两分频后作为DA的输入时钟。DADATA表示要传输的数据,总共20位,前4位为无效数据。DACOUNTER为5位计数器,计数到4至19之间,拉低SYNC引脚,同时将DADATA的数据传输到DA中。 供电电源电压为4.96V
AM437X的管脚复用问题
http://bbs.gelecn.com/asks/detail/28121 2017-08-09
M437X这各系列的芯片,因为要用GPCM外挂CPLD,所以必须使能这个接口的管脚。 同时,需要24位真彩色显示,需要使能DSS接口对应的管脚。 但是这两个功能对应的管脚冲突(已使用过PIN MUX了),这个该怎么解决? 可以在正常操作完CPLD之后,重新进行pin配置,然后操作LCD屏幕?
谁指出附AHDL语言程序问题我出100块钱的饭钱。
http://bbs.gelecn.com/asks/detail/27909 2017-07-31
LIV,就是CS1=LIV或CS1=FRV等信号液晶黑屏,直接导致我没法调试。 AHDL我能看懂,能用AHDL就用AHDL,实在不行就找人吃顿饭用verilog HDL写。 SUBDESIGN CPLD (    WR,RD,ALE,A[15..8],K4           : &nb
cpld来实现串口通信,最大波特率可以多少?
http://bbs.gelecn.com/asks/detail/27392 2017-07-12
比如epm240系列的cpld,用它来实现串口收发,跟其它芯片的串口进行通信,最大波特率能达到多少?
Am335x使用MCASP0的TDM模式读取多个codec的音频数据
http://bbs.gelecn.com/asks/detail/23344 2017-01-05
如题,使用MCASP0的AXR0、AXR1、ACLKX和FSX四线,其中AXR0接收,AXR1发送。外部多个codec的信号通过cpld转换成tdm格式,每帧包括8个时隙。请问这个需求使用内核驱动中的ASOC框架能实现吗?若不能实现,该如何操作?谢谢!
Am335x使用MCASP0的TDM模式读取多个codec的音频数据
http://bbs.gelecn.com/asks/detail/23253 2017-01-01
如题,使用MCASP0的AXR0、AXR1、ACLKX和FSX四线,其中AXR0接收,AXR1发送。外部多个codec的信号通过cpld转换成tdm格式,每帧包括8个时隙。请问这个需求使用内核驱动中的ASOC框架能实现吗?若不能实现,该如何操作?谢谢!
Am335x使用MCASP0的TDM模式读取多个codec的音频数据
http://bbs.gelecn.com/asks/detail/23203 2016-12-30
如题,使用MCASP0的AXR0、AXR1、ACLKX和FSX四线,其中AXR0接收,AXR1发送。外部多个codec的信号通过cpld转换成tdm格式,每帧包括8个时隙。请问这个需求使用内核驱动中的ASOC框架能实现吗?若不能实现,该如何操作?谢谢!
OMAPL138如何与CPLD/FPGA相连
http://bbs.gelecn.com/asks/detail/21702 2016-10-21
我是新手,现在设计板子,需要采集AD数据,其中需要采集AD前级的放大倍数,为16位数据,请问各位用什么接口和CPLD/FPGA相连,可以较为方便的读取数据,AD为AD7764,打算用MCASP接口与OMAPL138相连接,这个MCASP与MCBSP有什么区别没??
咨询:xds100v2对omapl138 lcdk的支持?
http://bbs.gelecn.com/asks/detail/21367 2016-10-06
ill better to "run" the code and not "step" it. Make sure you have the latest CPLD version. To update the XDS100v2 CPLD, please see XDS100#Q:_How_can_I_update_the_CPLD_on_my_XDS100v2.3F
一文看懂Xilinx 成本优化型产品大家族
http://bbs.gelecn.com/asks/detail/21341 2016-10-04
C2000方波逆变器
http://bbs.gelecn.com/asks/detail/21285 2016-10-02
最近遇到些问题,利用2407实现50至2000Hz方波三相逆变器控制波形生成,连续变化频率分辨率较差,而且不能实现任意导通角,现在只能通过事件管理器死区实现,效果不理想, 请指导那个系列的DSP可以做到这种要求,是不是需要配其他芯片如CPLD或FPGA?
ADSP 21489使用问题
http://bbs.gelecn.com/asks/detail/21259 2016-10-01
购买了adsp-21489处理器 。现在有两个问题。一:使用ami接口与fpga连接,如何编写测试程序进行读写验证;二:如何配置dai下的pdap接口使得其与cpld进行互连。求解答。
ADSP 21489使用问题
http://bbs.gelecn.com/asks/detail/21179 2016-09-27
购买了adsp-21489处理器 。现在有两个问题。一:使用ami接口与fpga连接,如何编写测试程序进行读写验证;二:如何配置dai下的pdap接口使得其与cpld进行互连。求解答。
上海安路科技宣布国内首款ELF系列非易失性CPLD产品开始批
http://www.gelecn.com/info/detail/15982.html 2016-09-23
上海安路信息科技有限公司宣布在其主力FPGA产品EAGLE系列之外,再添CPLD产品ELF系列。本次增添的器件包括ELF300和ELF650,目前公司开始对这两颗器件批量供货。 ELF系列CPLD作为拥有软、硬件完全知识产权的国内首款非易失性无限重构可编程逻辑器件,ELF的
AD7680无输出的疑问
http://bbs.gelecn.com/asks/detail/20380 2016-08-24
我在电路中使用AD7680检测一个电压值,大楖5秒检测一次,使用CPLD对AD7680进行控制,现在AD7680芯片的SCLK设置为1MHZ,AD7680的数据输出管脚一直为低电平,没找到原因,请问有谁遇到过相同的问题。
关于我们 | 联系我们 | 网站申明 | 意见和投诉 | 帮助中心沪ICP备:1222315