我的购物车(0)
"CMOS"相关搜索
搜索“CMOS”相关结果为371条,每页最多显示10条结果 当前第1页,共38页;
近150亿收购案出炉!韦尔股份收购3家芯片公司
http://www.gelecn.com/info/detail/30446.html 2018-08-17
韦尔股份15日公告,拟以33.88元/股发行约4.43亿股股份,收购北京豪威96.08%股权、思比科42.27%股权、视信源79.93%股权,同时拟募集不超过20亿元配套资金。标的资产股权预估值为149.99亿元。根据公告,韦尔股份与标的公司业务高度协同,收购标的主营业务均为CMOS图像传感器的研发和销售,符合上市公司未来发展战略布局。公司股票暂
富瀚微电子推出国内本土首款百万像素以上的车规级ISP芯片
http://www.gelecn.com/info/detail/30365.html 2018-08-09
上海富瀚微电子股份有限公司近日宣布推出国内本土首款百万像素以上的车规级ISP芯片FH8310。 FH8310 是面向车载摄像头应用的高性价比的车规级ISP芯片。最大支持2M像素Bayer型或RGB-IR型的CMOS图像传感器。FH8310具备先进的3DNR(3D降噪)技术,支持鱼眼矫正功能,支持内置辅
长江存储推出3D NAND架构Xtacking I/O接口速
http://www.gelecn.com/info/detail/30339.html 2018-08-07
长江存储周一公布了有关其Xtacking架构的关键细节,该架构将用于其即将推出的3D NAND闪存芯片。该技术涉及使用两个晶圆构建NAND芯片:一个晶圆包含基于电荷陷阱架构的实际闪存单元,另一个晶圆采用CMOS逻辑。
联电携手美商 合作技术开发MRAM及28纳米相关产品
http://www.gelecn.com/info/detail/30352.html 2018-08-07
联电6日与下一代ST-MRAM(自旋转移力矩磁阻RAM)领导者美商Avalanche共同宣布,两家公司成为合作伙伴,共同开发和生产取代嵌入式存储器的磁阻式随机存取存储器(MRAM)。同时联电也将透过Avalanche的授权提供技术给其他公司。 联电根据此合作协议,于28纳米CMOS制程
龙芯2K1000打造最小工业系统方案:功耗仅3.5W
http://www.gelecn.com/info/detail/29921.html 2018-07-12
龙芯中科宣布,推出全国产的最小工业系统方案“2K1000”,可满足工业物联网快速发展、自主可控工业安全体系的需求。据了解,本方案采用国产的龙芯2K1000处理器,40nm CMOS工艺制造,集成约1.9亿个晶体管,核心面积79平方毫米,内置两个全流水64位双精度的GS264 CPU核心与GPU图形核心,主频1.0GHz,峰值运算速度8GFlo
ROHM开发出业界顶级※的低噪声CMOS运算放大器
http://www.gelecn.com/info/detail/29913.html 2018-07-11
ROHM面向处理微小信号的光传感器、声纳及硬盘中使用的加速度传感器等需要高精度感测的工业设备应用,开发出业界顶级的低噪声CMOS*1运算放大器“LMR1802G-LB”。 近年来,随着IoT的普及,为实现更高性能并进行高级控制,包括移动设备在内,汽车、工业设备等所有应用中均搭载了诸多传感器。传感器是将各种环境、物理变
AD9257无法正常采集输出
http://bbs.gelecn.com/asks/detail/33955 2018-06-25
板子上的差分输入电路可能是错的,所以我从评估板上把调制好的信号引入到我自己板子上的A通道上了。A通道的差分信号应该是对的。 板子上的晶振差分出来的波形不是很好,就怀疑过是不是输入时钟的问题。所以我就直接用信号发生器,按照单端1.8 V CMOS输入时钟的接法,输入了一个40Mhz的正弦波。但是还是同样的现象。 有没有人能帮我看看是不是硬件上哪里接错了,还是我的引脚配置有问题。
ADG918输入时钟电平范围
http://bbs.gelecn.com/asks/detail/32424 2018-06-12
ADG918BCPZ 工作电压VDD选择1.9V,能输入3.3V和2.5V的CMOS电平的时钟吗
关于AD9648使用的问题
http://bbs.gelecn.com/asks/detail/32712 2018-06-12
V; VREF测试结果为1.0V; 输入模拟信号共模电压为0.9V,峰峰值为400mV的正弦信号; 采样时钟是以50MHz LVPECL电平输入的,随路时钟50MHz 1.8V CMOS输出正常,但数据线上D13位输出一直为高电平,D12-D0均为低电平。数字输出不正常。 另外利用测试模式连续输出斜坡数据,D13-D0测试正常。   具体配置为
AD7734 可以使用有源晶振吗?
http://bbs.gelecn.com/asks/detail/32733 2018-06-12
T pins, the AD7734 clock is stopped and no conversions can take place when the CLKDIS bit is active.     我个人不太理解。外接cmos的有源晶振会被当成外部时钟,而继续采用内部时钟工作吗? 这里的外部时钟是指同步信号吗?
关于BF609中断分别向两个核发送的问题
http://bbs.gelecn.com/asks/detail/32738 2018-06-12
目前我们项目采取的是Core0跑操作系统CMOS III,Core1作为计算的核(无操作系统),SPI1控制wifi向外发送数据,我们现在想通过Core1控制SPI1发送数据,因SPI1发送数据过程中涉及到中断的处理,因此我有两个问题想请你们帮忙解答一下:        1.我的问题是能否通过配置中断使SPI1产生的中断由Cor
SPI总线在隔离系统中的处理方法
http://bbs.gelecn.com/asks/detail/32862 2018-06-12
E + tSLAVE + tMASTER + 2 × tpISO] ns (即70 ns),最大时钟为7 MHz。就如光耦合器方案一样,我们发现,SPI速率受到隔离器传播延迟的严重制约。但基于标准CMOS技术的数字隔离器在整个产品生命周期内都拥有非常稳定的时序特性。这样,我们在设置SPI时钟速率时就不必针对时序特性的变化而保留较大的裕量。   如果根据图4用一个额外的隔离器通道来实现延迟
关于射频收发器AD9364的诡异问题
http://bbs.gelecn.com/asks/detail/32957 2018-06-12
各位老师好,在调试AD9364时遇到的问题很奇怪,电路采用了单片机加FPGA架构,单片机用SPI接口配置AD9364的各项参数,FPGA用来做数据处理,AD9364与FPGA接口采用CMOS电平,时分模式,接收器能正常的接收解调数据,然而发射器输出只有一个本振,无论FPGA向数据引脚送什么数据都不能调制上去,通过单片机能够配置本振的频率及大小,很奇怪,接收器和发射器共用的是数据线,为什么接收可以,
AD6655输出电压设置
http://bbs.gelecn.com/asks/detail/33261 2018-06-12
Datasheet里介绍“经过数字信号处理之后”,数据可以直接送至两个外部14位输出端口,输出电压可设置为1.8V至3.3V CMOS或1.8V LVDS。请问这个输出电压在哪儿设置?3.3V CMOS
关于宽带ADC前端设计考虑:用放大器还是用变压器驱动ADC?
http://bbs.gelecn.com/asks/detail/33377 2018-06-12
37可以用于工作频率高达150 MHz,它的主要优点表现在驱动ADC的直流耦合应用,因为它可以提供很宽的共模输出电压范围。   问:我可能要用到的ADC的重要特性是什么? 答:目前流行的CMOS开关电容ADC没有内置的输入缓冲器,所以其功耗比带缓冲器的ADC要低一些。外部信号源直接连接到ADC的内置开关电容采样保持(SHA)电路(见图8)。这会产生两个问题。第一,输入阻抗随时间变化,因为
索尼开发支持全局快门背照式CMOS传感器
http://www.gelecn.com/info/detail/27244.html 2018-06-12
索尼近日对外宣布其在传感器技术领域取得重大突破,公司已经研发出了世界首款像素超过100万的全局快门背照式传感器。 据悉,这款背照式CMOS的像素数量达到146万像素,且具备全局快门功能。 在此之前,市场上的所有背照式传感器均为卷帘快门,因而会
索尼跟进全面屏 骁龙845新机发力工业设计
http://www.gelecn.com/info/detail/27259.html 2018-06-12
按照IDC的最新报告,重新回归的诺基亚在智能机的出货上居然强势超越了索尼,对于日本巨头来说,可以说相当尴尬。 索尼有着屏幕、摄像头CMOS、HiFi等手机核心领域的优势积累,然而这几年在智能机方面却总是找不准节奏。 据XB报道,索尼似乎要做出
IC产业进入阶级分水岭,少数"有产者"才能玩得转?
http://www.gelecn.com/info/detail/27377.html 2018-06-12
尽管集成电路发展成本不断上升,厂商仍不忘初心大步向前,成绩斐然。 而集成电路的成功普及很大程度上取决于IC制造厂商能否持续改善性能、增加功能。随着主流CMOS工艺的理论、物理和经济趋近极限,降低集成电路的成本(按功能或者性能计算)与不断发展的技术、和晶圆制造工艺息息相关。而IC设计和制造厂商在这方面也煞费苦心,比如:缩小特征尺
设计和制造的较量 IC分为有产者和无产者
http://www.gelecn.com/info/detail/27396.html 2018-06-12
集成电路发展成本不断上升,厂商仍不忘初心大步向前,成绩斐然。如今中国IC产业进入阶级分水岭,分为了“有产者”和“无产者”。尽管前方困难重重,但整个行业在方面都得到了指数式的增长。 集成电路的成功普及很大程度上取决于IC制造厂商能否持续改善性能、增加功能。随着主流CMOS工艺的理论、物理和经济趋近极限,降低集成电路的成本(按功能
三星DRAM产能实际转成CMOS的时间将会推迟
http://www.gelecn.com/info/detail/27788.html 2018-06-12
关于我们 | 联系我们 | 网站申明 | 意见和投诉 | 帮助中心沪ICP备:1222315