我的购物车(0)
"信号链"相关搜索
搜索“信号链”相关结果为102条,每页最多显示10条结果 当前第1页,共11页;
55 MHz~15 GHz宽带微波频率合成器实现三大主要性能
http://www.gelecn.com/info/detail/30037.html 2018-07-19
Analog Devices, Inc. (ADI)近日宣布推出一款集成压控振荡器(VCO)的宽带频率合成器,其在性能和灵活性方面均有突破,适合航空航天和防务、无线基础设施、微波点对点路、电子测试与测量、卫星终端等多种市场应用。ADI的ADF5610新型宽带小数N分频频率合成器采用单芯片设计,可在55 MHz至15 GHz的频率范围内输出RF信号,并提供
SPI总线在隔离系统中的处理方法
http://bbs.gelecn.com/asks/detail/32862 2018-06-12
ns。因此,SPI时钟速率为5.75 MHz或更低;显然,2 × tpISO显著减慢了SPI总线速度。 现在,考虑反向添加一个额外隔离器,将被隔离的时钟信号路由回主机,并按图4所示方式实现延迟时钟。这样,我们就可以产生与从机返回数据同步的时钟信号。隔离器的双向传播延迟[2 × tpISO]不再对时钟速率形成限制。   在系统中还有其他延迟的情况下,隔离式SPI半时钟周期可能大于或等于[
设计混合信号电路板,PCB布局必须遵循的规则
http://bbs.gelecn.com/asks/detail/33226 2018-06-12
确保这些信号以 90 o 相交,以便使耦合电容最小。 电源层应该出现在其信号线相应的区域。例如,在模拟电源层上只运行模拟信号。 将旁路电容放置在与 IC 尽可能近的位置。另外,还要确保电源信号的旁路连接为低阻抗。 若可以,请在电路板上使用独立的模拟和数字信号以及独立的数字和模拟组件。指定 PCB 的“模拟”和“数字” 区域。 对高阻抗输入信号应避免过
关于AD9144 SYNC~信号周期性拉低和没有模拟输出的问题
http://bbs.gelecn.com/asks/detail/33478 2018-06-12
e Group sync和Frame sync,但是472寄存器为0,说明有checksum错,且SYNC~信号会周期性拉低(每16个周期拉低一个周期),查询寄存器,报告有bad running disparity错误;查询30C和30D寄存器(lane fifo status),有部分路报告FIFO full,是否说明数据已经写到AD9144的lane FIFO中?从FPGA侧的JESD20
网络化电机控制解决方案
http://bbs.gelecn.com/asks/detail/33767 2018-06-12
计,为客户实现系统的差异化设计带来价值,比如,更快主频的处理器可以运行更加复杂的算法,高性能的ADC可以支持更高性能的电流环控制等等。伺服驱动系统的性能同用户最终所构建的运动控制系统的性能和所能提供的精度密切相关,多数情况下,最终的用途可以是一个高精度数控机床系统、网络化运动控制系统或机器人系统,这些系统要求能够精确控制位置及电机的扭矩;ADI公司能够提供涵盖信号中所有重要器件的完整解决方案。
C6678 UART异常处理方案
http://bbs.gelecn.com/asks/detail/30135 2017-11-07
象,会导致串口接收中断收不到: 第一步,在板卡上电之前就通过串口调试助手连续向板卡发送数据(如SSCOM42工具,每19ms发送29个字节,保证串口路上绝大部分比例时间都有信号在传输)。 第二步,通过仿真器下载程序进行调试,完成UART与相应中断初始化配置后,此时进入不了串口接收中断,查看串口相关寄存器如下:
关于高速放大器阻抗匹配的问题
http://bbs.gelecn.com/asks/detail/29944 2017-10-28
如何在射频信号,在不保证信号幅度衰减情况下,保证阻抗匹配。目前在使用AD8351+ADCMP572 ,AD8351的输出差分阻抗150欧姆,ADCMP572的输入差分阻抗100欧姆。这样在信号衰减2/5. 是否在之间加个低输出阻抗的高速buffer。
关于高速放大器阻抗匹配的问题
http://bbs.gelecn.com/asks/detail/29949 2017-10-28
如何在射频信号,在不保证信号幅度衰减情况下,保证阻抗匹配。目前在使用AD8351+ADCMP572 ,AD8351的输出差分阻抗150欧姆,ADCMP572的输入差分阻抗100欧姆。这样在信号衰减2/5. 是否在之间加个低输出阻抗的高速buffer。
摆脱Intel/高通 苹果要自己做iPhone基带
http://www.gelecn.com/info/detail/24019.html 2017-09-30
科技产业中,三星电子是唯一一个可以自己掌握整个生态的巨头,可谓要啥有啥,不会受制于人,而这些年,苹果也在努力摆脱对第三方供应商的依赖,CPU处理器、GPU图形核心、ISP信号处理器、视频编码器等等核心部件都已经实现了自主化,尤其是GPU直接让Imagination卖了身。
6种常见杂散问题的成因分析及解决办法
http://bbs.gelecn.com/asks/detail/28537 2017-08-28
杂散将在下一章节中予以分析。   由注入信号的干扰而导致的杂散问题 在硬件系统中,从输入传感器到精密转换器输入端之间往往具有很长一段信号。该信号包括连接电缆、连接器、路由导线、调整和调理电路、ADC驱动器等等。因此,外部干扰很有可能会注入模拟输入信号并产生ADC杂散。 由电源电缆干扰注入信号而导致的杂散问题 在研究EVAL-AD7175-2SDZ
ADI座舱电子解决方案
http://bbs.gelecn.com/asks/detail/27329 2017-07-10
I提供的多功能信号调理及光度传感器集成AFE, ADC, LED驱动器和时序内核,可用于多种光学测量应用,如座舱内近距检测和手势识别。     主信号——车载信息娱乐主机   注释:上述信号代表主机设计。模块的技术要求可变化,但下表列出的产品代表满足部分要求的ADI解决方案。   主信号——车载独立音
揭开高性能多路复用数据采集系统的神秘面纱
http://bbs.gelecn.com/asks/detail/27027 2017-06-29
要求采用宽带放大器,以便驱动ADC的满量程(FS)输入范围时可以快速建立。 此外,对多路复用通道进行开关和顺序采样必须与ADC转换周期同步。 相邻输入之间的巨大电压差使这些系统易受通道间串扰的影响。 为了避免产生误差,完整的信号(包括多路复用器和放大器)必须建立至所需精度——一般以串扰误差或建立误差表示。 图1显示的是一个数据采集系统框图,该系统包括多路复用器、ADC驱动器和SAR ADC。
dac38j82 IOUTx 没有波形输出
http://bbs.gelecn.com/asks/detail/26567 2017-06-09
GA可以选择频率控制字可设的DDS发出的正弦波,锯齿波和固定常数三种任意其一发送数据源。 FPGA和dac38j82之间jesd204b路已经建立,一方面检测到了cgs和ilas过程,同时通过观察sync,该信号由低到高变化,之后一直为1即可得知路已经建立。 fpga发送的数据通过gtN_txdata[31:0] gtN_txcharisk[3:0]底层数据端口也可以监测到;
TLV320AIC3120 录音时Dout管脚无数据输出
http://bbs.gelecn.com/asks/detail/26333 2017-05-28
 时钟信号正常,路通道都打开,MIC录入音频时Dout 脚无信号。请教一下可以能是什么原因导致的?  SCLK signal is normal ,all sigal chain are open ,but when we record audio signal ,there
圣邦微电子登陆创业板拟募集资金约4.6亿
http://www.gelecn.com/info/detail/20891.html 2017-05-16
证监会于5月12日晚核发了10家企业的IPO批文,圣邦微电子(北京)股份有限公司(简称“圣邦微电子”)获准通过。其招股书显示,本次圣邦微电子拟于深交所创业板公开发行不超过1500万股,募集资金4.60亿元,主要用于电源管理类模拟芯片开发及产业化项目、信号类模拟芯片开发及产业化项目以及研发中心建设项目。 据公开资料显示,圣邦微电子
AD9361接收IQ轨迹图质量咨询
http://bbs.gelecn.com/asks/detail/25985 2017-05-11
在调试完接收AGC功能后,我进行接收的中射频信号质量测试。   使用信号源仪器灌入调制信号进行测试。       测试的思路大致如下:       1. 信号源仪器发出基带调制信号,如QPSK 、pi/4 DQPSK、 16Q
高速DAC和多片ADC电路的最佳医用隔离方案
http://bbs.gelecn.com/asks/detail/25772 2017-05-02
大牛们能帮助解决:   1、管脚数目较多时的隔离需求。高速DAC一般具有较多的管脚数目,例如拿AD9744而言,需要14路信号,1路时钟,3路控制(MODE,SLEEP,CMODE)。一般而言,一个ADuM隔离芯片最多支持4到6路信号,那么针对高速DAC应用,至少需要3到4片ADuM隔离芯片;而针对更高速率的DAC,例如AD9125而言,光DAC数据就需要16对共32个管脚。
符合国家电网总体思路的系统解决方案来咯
http://bbs.gelecn.com/asks/detail/25054 2017-03-31
针对中国国家电网在提出的“配网自动化终端DTU/FTU需要考虑一二次设备融合的需求和考虑采用电子式互感器来取代传统的电磁式互感器”的总体思路,ADI推出了整套的芯片级信号来满足这些新的应。   下载该方案完整资料,请点击链接:http://h.analog.com/CN-APM-DTUff?ADICID=SOME_CN_P1496   伴随着新
DS125BR800A repeater芯片使用中的问题
http://bbs.gelecn.com/asks/detail/24711 2017-03-17
在sata3.0路使用该芯片调整信号,在芯片后端使用示波器测试。 发送端使用intel的工具强制发LBP码型,后端用示波器解析。发现比较奇怪的现象:1、抓取LBP码型最开始的波形解析有误,但经过一段时间后得到的解析数据却都是对的。2、从整个波形图上看,最开始的波形有一定的过冲,后面波形就平稳了。请问这些原
使用IIO Oscilloscope过程中有一些疑问,恳请解答
http://bbs.gelecn.com/asks/detail/24044 2017-02-14
00M或更高值,为什么只连接一根接收天线(RX1A),也能在Rx2中接收到频谱信息。 2、在基本设置菜单中,接收路(Receive Chain)中的Rf Port Select里面的选项代表什么含义,如A_BALANCED、A_N、A_P,为何在B、C的端口上也能接收到信号。 3、AD9361采样生成的二进制文件怎么可以保存下来,是通过MATLAB还是GNU Radio。 &n
关于我们 | 联系我们 | 网站申明 | 意见和投诉 | 帮助中心沪ICP备:1222315